王佳靜
摘 ?要:EDA技術(shù)是一門復雜的、系統(tǒng)的綜合技術(shù)。它在越來越多的領(lǐng)域得到了廣泛的應用,特別是在電子工程設(shè)計領(lǐng)域。EDA技術(shù)在電子工程設(shè)計中的應用主要體現(xiàn)在電路設(shè)計、電路特性優(yōu)化設(shè)計和電路特性有效分析等方面,規(guī)范合理地使用EDA技術(shù),可以使電子工程設(shè)計更加完善和安全。
關(guān)鍵詞:電子工程設(shè)計;EDA技術(shù);應用
引言
電子技術(shù)已經(jīng)逐漸成為現(xiàn)代社會的各行各業(yè)之中的必備技術(shù),其所在的電子應用系統(tǒng)也逐漸出現(xiàn)了運行快速、容量增大的應用特點。在進行電子工程設(shè)計工作的時候,設(shè)計人員對原有的組合芯片系統(tǒng)進行改造,單片系統(tǒng)也可以支持電子工程運轉(zhuǎn)。應用自動化的技術(shù)來完成電子設(shè)計已經(jīng)成為很多電子工程建設(shè)者需要解決的首要設(shè)計問題。
1 EDA技術(shù)的特點
在傳統(tǒng)的電子設(shè)計過程當中,需要對集成電路在芯片上進行確定,然后在按照每個的實際功能開展具體的設(shè)計,之后才能對整體開展系統(tǒng)化的設(shè)計。這種設(shè)計的方法就根本而言,可以說是存在著巨大的缺陷、問題,就是設(shè)計方法在效率上不夠高、器材的需求量很大、很容易發(fā)生故障、消耗量很大。對于傳統(tǒng)的電子設(shè)計工作而言,EDA技術(shù)的出現(xiàn)成為了未來,在發(fā)展當中的主要方向、在優(yōu)化方面的主要趨勢,EDA技術(shù)可以在系統(tǒng)設(shè)計的過程當中進行整體的優(yōu)化,在設(shè)計的初期就要完成所有的結(jié)構(gòu)、規(guī)劃。在EDA的技術(shù)之下,用戶在實際的設(shè)計過程當中,能夠?qū)θ我獾挠布诠ぷ鞯南到y(tǒng)上進行描述,這對于設(shè)計上的效率、成功的概率而言,都是非常重要的。EDA技術(shù)還擁有很多的優(yōu)勢,比如:應用的范圍非常廣闊、可靠性很高、普適性非常好、效率很高等。
2現(xiàn)階段電子工程設(shè)計中EDA技術(shù)的應用背景
隨著我國互聯(lián)網(wǎng)技術(shù)的不斷發(fā)展,科學技術(shù)的不斷創(chuàng)新,新時代下各個行業(yè)都實現(xiàn)了突飛猛進的發(fā)展,在一定程度上都取得了可喜的成績。然而這些先進技術(shù)和網(wǎng)絡(luò)環(huán)境為社會提供巨大便利的同時,還對社會各行各業(yè)提出了更大的挑戰(zhàn),在電子工程設(shè)計過程當中,為了進一步迎合社會發(fā)展的具體要求,體重電子工程企業(yè)的整體水平,那么就需要利用先進的技術(shù)手段來優(yōu)化整個電子工程的設(shè)計過程。EDA技術(shù)是當前我國電子工程領(lǐng)域中應用到的最核心技術(shù),在這個過程當中,能夠?qū)﹄娮庸こ淘O(shè)計的整個方案進行優(yōu)化,對電子工程中的程序能夠?qū)崿F(xiàn)自頂向下的設(shè)計。
3新時代下在電子工程設(shè)計過程當中對EDA技術(shù)的應用分析
3.1在電子工程設(shè)計過程當中源程序的設(shè)計應用到了EDA技術(shù)
現(xiàn)階段我國電子工程設(shè)計領(lǐng)域需要根據(jù)時代的發(fā)展進行創(chuàng)新和探究,在電子工程設(shè)計過程當中,會應用到EDA技術(shù),它能夠確保整個電子工程設(shè)計的質(zhì)量和效率。EDA技術(shù)雖然在我國各行各業(yè)都有相應的應用,并且取得了可喜的成績,但是EDA技術(shù)在電子工程領(lǐng)域的應用最為廣泛,并且推動了電子工程設(shè)計過程的智能化發(fā)展。對于任何一個電子工程來講,在設(shè)計過程當中最開始要做的工作就是利用EDA技術(shù)相應的軟件進行編輯和操作,在文本編輯器和圖形編輯器都會應用到EDA軟件中的相應器具,在編輯過程中能夠?qū)λ幍某绦蜻M行糾錯和編譯工作,對文本進行格式的相應轉(zhuǎn)換。所以說,應用EDA技術(shù)一旦把源程序輸入完畢,就能夠完成接下來的程序仿真工作,這為后續(xù)的邏輯分析工作打下了良好的基礎(chǔ)。
3.2在電子工程設(shè)計過程當中邏輯綜合設(shè)計方面應用到了EDA技術(shù)
對于任何一項電子工程的設(shè)計工作,都需要在完成源程序編寫之后,對源程序的仿真和調(diào)試工作處理完畢后,接下來就是這整個電子工程設(shè)計應用EDA技術(shù)的邏輯綜合分析工作。在對電子工程設(shè)計過程中,邏輯綜合設(shè)計的分析工作,需要應用到VHDL軟件進行轉(zhuǎn)化,從而完成整個電子工程設(shè)計的邏輯綜合分析工作。在此基礎(chǔ)之上,利用相關(guān)的設(shè)備對電路中實現(xiàn)的高級指令進行轉(zhuǎn)換,轉(zhuǎn)換成為我們熟悉的低水平的設(shè)計語言,在這個過程當中,我們會應用到EDA的相關(guān)設(shè)備,來更好的完成電子工程設(shè)計過程中的邏輯綜合設(shè)計分析工作,接下來對相應的文件進行仿真,能夠得到和仿真出來一致的結(jié)果。由此可以看出,在電子工程設(shè)計過程當中,邏輯綜合設(shè)計的分析尤為重要,能夠進一步優(yōu)化整個電子工程的設(shè)計過程,推接下來的工作奠定良好的基礎(chǔ)。
3.3在電子工程設(shè)計過程當中時序仿真環(huán)節(jié)應用到了EDA技術(shù)
在電子工程設(shè)計過程當中,任何一個環(huán)節(jié)都會為接下來的工作提供良好的基礎(chǔ),所以說在電子工程設(shè)計過程當中時序仿真環(huán)節(jié)就為接下來的仿真分析結(jié)果提供強有力保障。一個電子工程設(shè)計方案,在進行時序仿真過程當中,會應用到邏輯綜合設(shè)計分析的轉(zhuǎn)化文件,就是通過VHDL轉(zhuǎn)化出來的軟件,在相應的仿真器中實現(xiàn)時序仿真電子工程設(shè)計過程中時序仿真就是對整個程序的部分進行仿真,利用VHDL仿真器,對相應的程序段進行仿真,并且能夠提供一個精準的仿真結(jié)果,為電子工程設(shè)計過程仿真分析環(huán)節(jié)做了良好的鋪墊。所以說這對電子工程設(shè)計時序仿真過程中,一定要充分發(fā)揮VHDL仿真器的作用,為時序仿真提供一個準確性的仿真結(jié)果。
3.4在電子工程設(shè)計過程當中仿真分析部分應用到了EDA技術(shù)
對于整個電子工程設(shè)計方案最終結(jié)果的仿真分析,同樣會應用到EDA技術(shù),這項技術(shù)能夠?qū)Ψ抡娼Y(jié)果進行準確的分析和判斷,在電子工程方案確定的基礎(chǔ)之上,在這個過程中就會利用到系統(tǒng)的仿真,就會使用到EDA技術(shù)中的函數(shù)部分。在電子工程設(shè)計過程當中,對仿真結(jié)果進行分析時,往往都會用到EDA技術(shù)中的船體系統(tǒng)部分,對給出的仿真結(jié)果進行虛擬模型的構(gòu)造,對虛擬模型構(gòu)造完成后,接下來還需要通過EDA技術(shù)實現(xiàn)仿真工作。現(xiàn)階段隨著EDA技術(shù)的不斷發(fā)展和完善,在當前我國電子工程領(lǐng)域中得到了廣泛的應用,對于不同方案給出的仿真結(jié)果都能夠進行仿真的有效性分析,從而提高了仿真結(jié)果的準確性,對整個電子工程的設(shè)計進行了完善,提高了電子工程設(shè)計水平。
結(jié)束語
總而言之,在電子工程設(shè)計過程當中會應用到EDA技術(shù),EDA技術(shù)會應用到電子工程設(shè)計的各個環(huán)節(jié)。為了進一步確保電子工程設(shè)計的合理,那么就需要根據(jù)當前EDA技術(shù)的應用范圍,利用EDA技術(shù)的函數(shù)部分進行仿真結(jié)果的分析,從而給整個電子工程設(shè)計方案提供一個真實有效的仿真結(jié)果分析,這對于我國電子工程領(lǐng)域的發(fā)展有很深遠的影響,提高了我們國家電子工程設(shè)計的水平和質(zhì)量。
參考文獻
[1] 江燕.電子工程設(shè)計的EDA技術(shù)分析[J].電子技術(shù)與軟件工程,2016(7):125-125.
[2] 徐丹.淺談電子工程設(shè)計的EDA技術(shù)[J].工程技術(shù):全文版,2016(10):00272-00272.