• <tr id="yyy80"></tr>
  • <sup id="yyy80"></sup>
  • <tfoot id="yyy80"><noscript id="yyy80"></noscript></tfoot>
  • 99热精品在线国产_美女午夜性视频免费_国产精品国产高清国产av_av欧美777_自拍偷自拍亚洲精品老妇_亚洲熟女精品中文字幕_www日本黄色视频网_国产精品野战在线观看 ?

    有源應(yīng)答器DBPL解碼算法研究及FPGA實(shí)現(xiàn)

    2016-05-09 03:53:41門偉叢
    中國科技博覽 2016年12期
    關(guān)鍵詞:同步

    門偉叢

    [摘 要]DBPL碼是地面設(shè)備LEU通過有源應(yīng)答器向車載設(shè)備傳遞有效信息的主要編碼格式,有源應(yīng)答器完成對DBPL數(shù)據(jù)的解碼,輸出應(yīng)答器報(bào)文,在干擾比較強(qiáng)的電氣化鐵路中,正確解碼輸出報(bào)文信息在實(shí)際應(yīng)用中起到至關(guān)重要的作用。

    [關(guān)鍵詞]DBPL;邊沿;單穩(wěn)態(tài);同步;異或

    中圖分類號:U284 文獻(xiàn)標(biāo)識碼:A 文章編號:1009-914X(2016)12-0372-01

    一、概述

    有源應(yīng)答器作為應(yīng)答器系統(tǒng)的重要組成部分,通過空氣接口將地面實(shí)時(shí)信息傳送給車載設(shè)備。有源應(yīng)答器與地面電子單元(LEU)通過一對應(yīng)答器專用屏蔽雙絞線電纜連接,該電纜中傳送的信號為8.82kHz正弦信號疊加DBPL編碼的數(shù)據(jù),8.82KHz由有源應(yīng)答器硬件電路用于能量的提取,而DBPL編碼數(shù)據(jù)則需進(jìn)行報(bào)文解碼輸出可變報(bào)文。

    二、DBPL解碼算法詳解

    1、DBPL解碼原理

    本論文公開了一種DBPL解碼的方法,通過此方法可還原出564.48Kbit/s的應(yīng)答器報(bào)文。此解碼方法通過FPGA實(shí)現(xiàn),包括:延時(shí)單元、邊沿采集單元、單穩(wěn)態(tài)產(chǎn)生單元、同步時(shí)鐘提取單元和解碼單元,如下圖1所示。

    圖1 中,延時(shí)單元為取DBPL碼元的一級延時(shí)S1和二級延時(shí)S2信號;邊沿采集是采集DBPL數(shù)據(jù)的上升沿和下降沿;同步時(shí)鐘提取單元提取DBPL數(shù)據(jù)的同步時(shí)鐘Syn_clk,DBPL解碼單元在同步時(shí)鐘作用下完成DBPL數(shù)據(jù)的解碼,輸出564.48kbit/s的可變報(bào)文信息。

    2、解碼算法詳解

    本論文所述有源應(yīng)答器的DBPL解碼方法由延時(shí)單元、邊沿采集單元、單穩(wěn)態(tài)產(chǎn)生單元、同步時(shí)鐘提取單元和解碼單元組成。

    延時(shí)單元為在系統(tǒng)時(shí)鐘的上升沿,取DBPL碼元的一級延時(shí)S1和二級延時(shí)S2信號。本論文中系統(tǒng)時(shí)鐘采用9MHz時(shí)鐘。

    邊沿采集單元主要為DBPL編碼數(shù)據(jù)跳變沿(上升沿和下降沿)采集,采集的結(jié)果為在DBPL的跳變沿輸出高脈沖,如下圖2所示。

    單穩(wěn)態(tài)產(chǎn)生單元即在DBPL邊沿脈沖到來時(shí),信號狀態(tài)發(fā)生反轉(zhuǎn)(由邏輯0變?yōu)檫壿?),保持一定時(shí)間后回到原態(tài)(邏輯0),見下圖3。其中邏輯1保持時(shí)間T1即為單穩(wěn)態(tài)高電平保持時(shí)間,其大于半個(gè)DBPL碼元周期小于一個(gè)DBPL碼元周期。T2即為DBPL碼元的周期。從而提取的單穩(wěn)態(tài)電路與DBPL數(shù)據(jù)速率相同,占空比大于50%的周期性信號。

    同步時(shí)鐘提取單元是根據(jù)單穩(wěn)態(tài)信號的穩(wěn)定頻率,產(chǎn)生同頻率但占空比為50%的信號,即DBPL數(shù)據(jù)的同步時(shí)鐘信號,如下圖4所示。

    DBPL解碼部分主要采用的方法為同或解碼,即在同步時(shí)鐘沿,取DBPL碼元的一級延時(shí)L1和二級延時(shí)L2信號,得到的兩級延時(shí)信號進(jìn)行同或完成解碼。根據(jù)DBPL碼元性質(zhì),碼元為0或1均是與前一個(gè)碼元比較得出的,故DBPL解碼先設(shè)定第一個(gè)碼元為基準(zhǔn)碼元,定為X,其后碼元跳變與其一致則為1,相反則為0。下圖5中由于時(shí)序采集的原因,解碼結(jié)果舍去基準(zhǔn)碼元X和其后第一個(gè)碼元,但由于應(yīng)答器報(bào)文發(fā)送是循環(huán)無縫發(fā)送的,解碼也是在報(bào)文發(fā)送過程中一直進(jìn)行的,故此舍去不會造成報(bào)文數(shù)據(jù)丟失。

    3、解碼的FPGA實(shí)現(xiàn)

    上述解碼過程都利用VHDL硬件描述語言編寫代碼來實(shí)現(xiàn),并在Actel軟件環(huán)境中進(jìn)行編譯、綜合、布局布線和仿真,最后下載到Actel公司的FPGA器件A3PN060作為目標(biāo)芯片。

    針對不同格式的報(bào)文,利用Actel軟件環(huán)境將所涉及的程序代碼進(jìn)行了編譯、綜合和時(shí)序仿真。通過將仿真結(jié)果與報(bào)文原始信息進(jìn)行比較,比較結(jié)果一致,從而驗(yàn)證了解碼算法FPGA實(shí)現(xiàn)的正確性。

    4、結(jié)論

    本文介紹了針對有源應(yīng)答器可變報(bào)文解碼算法的研究及FPGA實(shí)現(xiàn),并通過對VHDL硬件描述語言編寫的代碼進(jìn)行驗(yàn)證,確保譯碼算法FPGA實(shí)現(xiàn)的正確性。對地面電子單元、有源應(yīng)答器的研究和開發(fā)具有很好的指導(dǎo)意義。

    參考文檔

    [1] 《通信原理》,樊昌信,張甫翊,徐炳祥等. 北京:國防工業(yè)出版社,2001

    [2] 《VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計(jì)》第四版,侯伯亨,劉凱,顧新編著,西安電子科技大學(xué)出版社,2014

    [3] GB/T 21562-2008 軌道交通可靠性、可用性、可維修性和安全性規(guī)范及示例。

    猜你喜歡
    同步
    中波同步廣播單頻覆蓋干擾分析與解決方案
    素質(zhì)教育理念下藝術(shù)教育改革的思路
    政府職能的轉(zhuǎn)變與中國經(jīng)濟(jì)結(jié)構(gòu)調(diào)整的同步
    商情(2016年42期)2016-12-23 14:26:58
    公共藝術(shù)與城市設(shè)計(jì)的協(xié)調(diào)與同步
    一種新型雙軌同步焊接的焊接裝置
    讓思維訓(xùn)練與口才訓(xùn)練同時(shí)進(jìn)行
    汽車空調(diào)產(chǎn)品的協(xié)同開發(fā)探討
    “四化”同步發(fā)展的實(shí)證檢驗(yàn)及實(shí)現(xiàn)路徑研究
    冠修復(fù)與根管同步治療隱裂牙牙髓病的臨床研究
    時(shí)間統(tǒng)一系統(tǒng)秒同步故障遠(yuǎn)程預(yù)警系統(tǒng)設(shè)計(jì)
    子洲县| 开封市| 吕梁市| 台北县| 尉犁县| 海丰县| 运城市| 靖边县| 咸丰县| 屏南县| 潼关县| 花垣县| 于田县| 潜江市| 枣庄市| 宝兴县| 龙川县| 天门市| 慈利县| 嘉荫县| 大新县| 龙泉市| 甘孜县| 左云县| 怀化市| 特克斯县| 唐海县| 洛扎县| 自治县| 尼木县| 紫阳县| 那坡县| 南华县| 新野县| 黎城县| 大同市| 吴忠市| 泊头市| 阜康市| 永昌县| 敖汉旗|