李 俊,張曉濛,黃 凱,嚴(yán)曉浪
(浙江大學(xué)超大規(guī)模集成電路設(shè)計(jì)研究所,杭州310027)
多標(biāo)準(zhǔn)通信協(xié)議的可配置外設(shè)控制器設(shè)計(jì)
李 俊,張曉濛,黃 凱,嚴(yán)曉浪
(浙江大學(xué)超大規(guī)模集成電路設(shè)計(jì)研究所,杭州310027)
針對(duì)目前片上系統(tǒng)(SoC)低功耗低成本與接口協(xié)議多樣化的特點(diǎn),分析多種常用外設(shè)接口協(xié)議,提出一種多標(biāo)準(zhǔn)通信協(xié)議的可配置接口控制器架構(gòu)。該架構(gòu)設(shè)計(jì)支持硬件重構(gòu)和軟件配置,通過(guò)可配置狀態(tài)機(jī)實(shí)現(xiàn)多標(biāo)準(zhǔn)通信協(xié)議。在SoC設(shè)計(jì)中控制器可取代多個(gè)外設(shè)接口,從而減少芯片面積和功耗,降低整體成本。實(shí)驗(yàn)結(jié)果表明,該控制器架構(gòu)能兼容I2C,SPI,UART等常用外設(shè)接口,與I2C,SPI,UART三者總和相比,面積節(jié)省65.2%,功耗節(jié)省67.8%。
片上系統(tǒng);面積;功耗;通信協(xié)議;控制器
DO I:10.3969/j.issn.1000-3428.2015.10.004
隨著集成電路制造工藝的不斷進(jìn)步與嵌入式應(yīng)用的快速發(fā)展,片上系統(tǒng)(System on Chip,SoC)芯片在嵌入式領(lǐng)域的應(yīng)用日益廣泛[1]。標(biāo)準(zhǔn)化通信接口(I/O)作為設(shè)備之間信息交流的主要通道,是SoC芯片不可或缺的部分。為滿足不同速度不同功能的通信需求,工業(yè)界和學(xué)術(shù)界均提出了眾多接口協(xié)議,包括I2C,UART,SPI,PWM等。為了能夠兼容多種接口協(xié)議從而擴(kuò)大SoC的應(yīng)用領(lǐng)域,SoC設(shè)計(jì)者通常在芯片中集成多個(gè)符合不同接口協(xié)議的IP模塊,但這樣明顯增加芯片面積、功耗和封裝引腳數(shù),導(dǎo)致芯片成本的上升。因此,如何利用有限的面積、功耗和引腳數(shù)目兼容多種接口標(biāo)準(zhǔn)已成為嵌入式SoC產(chǎn)品開發(fā)的困難與挑戰(zhàn)之一。
為了減少封裝引腳,SoC設(shè)計(jì)者往往采用引腳復(fù)用技術(shù)[2],通過(guò)軟件配置來(lái)實(shí)現(xiàn)不同接口之間的切換,在實(shí)際使用中每個(gè)時(shí)刻僅有一個(gè)外設(shè)接口處于工作狀態(tài),其余的冗余接口導(dǎo)致面積和功耗的浪費(fèi)。文獻(xiàn)[3]提出了一種兼容I2C和SPI的設(shè)計(jì)架
構(gòu)。該架構(gòu)通過(guò)軟件配置,支持2種協(xié)議的寬頻帶通信以及協(xié)議之間的轉(zhuǎn)換。文獻(xiàn)[4]提出了一種兼容UART和SPI的架構(gòu),該架構(gòu)能夠同時(shí)兼容異步和同步傳輸。在一定程度上,這種設(shè)計(jì)能在兼容2種協(xié)議情況下有效減少SoC面積與功耗。但如果SoC需要與多種外設(shè)接口通信時(shí),該設(shè)計(jì)無(wú)法提供有效的支持,在靈活性上有所欠缺。
針對(duì)目前SoC設(shè)計(jì)中通信接口的設(shè)計(jì)缺點(diǎn),本文提出一種靈活可配置多標(biāo)準(zhǔn)通信接口設(shè)計(jì)架構(gòu)。該架構(gòu)通過(guò)硬件資源復(fù)用和引腳復(fù)用技術(shù),由用戶軟件配置使單個(gè)IP模塊能兼容多種接口協(xié)議(如UART,SPI,I2C,PWM等)。
目前工業(yè)界通信接口協(xié)議具有多樣化、復(fù)雜化和異構(gòu)化的特點(diǎn):通信協(xié)議按照時(shí)鐘類型分為同步模式(Synchronous)和異步模式(Asynchronous),如SPI和UART;按照數(shù)據(jù)信息的傳輸方向分為雙工、半雙工和單工通信過(guò)程;按照傳輸設(shè)備的相互關(guān)系分為主從(M aster-Slave)模式和對(duì)等模式;按照通信速度可分為高速接口(USB2.0)和低速接口(I2C)。為了使一個(gè)接口IP模塊在兼容多個(gè)通信標(biāo)準(zhǔn)同時(shí)盡量減少面積、功耗和引腳的開銷,通信協(xié)議在以上幾個(gè)方面必須具有相似性。下文通過(guò)不同協(xié)議的特點(diǎn),從工作模式、通信數(shù)據(jù)格式等多方面來(lái)分析多種協(xié)議的特性與控制器支持的協(xié)議格式。
表1列舉了常用接口IP協(xié)議包含的特性,根據(jù)應(yīng)用協(xié)議,在接口的工作模式(1)下,協(xié)議可支持下述(2)~(6)等不同的特點(diǎn)。工作模式不但規(guī)范了協(xié)議特點(diǎn),而且也確定了引腳復(fù)用,如圖1所示。
表1 常用接口IP特性
圖1 引腳復(fù)用
外設(shè)接口在不同的工作模式下需要不同的引腳,如同步工作模式下引腳需要有時(shí)鐘信號(hào)而異步工作模式下引腳則無(wú)需時(shí)鐘信號(hào)。因此,在定義可配置接口時(shí)需要考慮最大的引腳數(shù)目。在具體某種工作模式下,由于只有部分的引腳有作用,因此對(duì)引腳進(jìn)行復(fù)用即可。具體的引腳復(fù)用情況需視接口的工作模式而定。參考I2C,SPI,UART,PWM等常用的外設(shè)接口,發(fā)現(xiàn)它們具有很大的共性,只要設(shè)計(jì)的IP模塊支持以下功能就能兼容這些協(xié)議:(1)接口工作在主從模式或?qū)Φ饶J剑?];(2)協(xié)議支持大端或小端;(3)協(xié)議支持同步模式或異步模式;(4)通信過(guò)程中支持雙工,半雙工或單工傳輸模式;(5)通信的波特率[6];(6)發(fā)送/接收緩存區(qū)(TX/RX FIFO)。
不同開關(guān)的組合可以確定不同的接口引腳,表2列舉了兼容常用接口 IP時(shí)的開關(guān)組合情況。在多標(biāo)準(zhǔn)接口IP設(shè)計(jì)中,除了能夠兼容各種接口的傳輸模式和引腳以外,還必須考慮傳輸?shù)臄?shù)據(jù)格式。通過(guò)傳輸數(shù)據(jù)格式的重構(gòu),實(shí)現(xiàn)可配置外設(shè)接口協(xié)議[7]。通過(guò)對(duì)幾種常用接口協(xié)議的數(shù)據(jù)格式進(jìn)行分析可知,數(shù)據(jù)格式可以拆分為3個(gè)基本組成部分:數(shù)據(jù)位,地址位,控制位。控制位根據(jù)需要可以具有多樣性,主要包括:協(xié)議起始位和終止位,校驗(yàn)位,響應(yīng)位等。由于某些應(yīng)用場(chǎng)合對(duì)協(xié)議要求的特殊性以及協(xié)議控制位的多樣性,可配置接口控制器為兼容常用標(biāo)準(zhǔn)及非標(biāo)準(zhǔn)協(xié)議增加了通用控制位。通用控制位的位寬及電平均可配置。因此,通過(guò)以上分析,本文中所提出的可配置接口控制器的協(xié)議需由4個(gè)部分組成:數(shù)據(jù)位,地址位,一般控制位,通用控制位,如圖2所示??刂破髟趨f(xié)議層對(duì)各協(xié)議各部分進(jìn)行組合,從而可以兼容多種外設(shè)接口協(xié)議標(biāo)準(zhǔn)。
表2 引腳復(fù)用的應(yīng)用情況
圖2 控制器協(xié)議
根據(jù)上述分析,控制器若要兼容多種常用外設(shè)接口,則信號(hào)發(fā)生器必須能根據(jù)應(yīng)用隨時(shí)更改協(xié)議。信號(hào)發(fā)生器由狀態(tài)機(jī)控制,故需要可配置狀態(tài)機(jī)[8]來(lái)控制可配置協(xié)議。
控制器需要支持多種外設(shè)接口協(xié)議,則可配置性是關(guān)鍵。硬件配置可以根據(jù)應(yīng)用需求刪除不必要的模式和實(shí)現(xiàn)邏輯,節(jié)省面積功耗;軟件配置可以提高控制器的靈活性,達(dá)到兼容多種外設(shè)接口協(xié)議的目的。本文從硬件配置和軟件配置2個(gè)部分考慮設(shè)計(jì)架構(gòu),如圖3所示??刂破髦饕殖?個(gè)部分:控制器接口部分,主要是與AMBA總線,DMA控制器等通信的接口控制信號(hào);狀態(tài)機(jī)部分,包括可配置狀態(tài)機(jī)和常用狀態(tài)機(jī),可配置狀態(tài)機(jī)用于實(shí)現(xiàn)靈活可配置的協(xié)議,常用狀態(tài)機(jī)用于實(shí)現(xiàn)常用外設(shè)接口協(xié)議,如I2C,SPI,UART等;信號(hào)發(fā)生器部分,由狀態(tài)機(jī)控制的協(xié)議層信號(hào)部分,包括數(shù)據(jù)流的發(fā)送或接收、同步時(shí)鐘信號(hào)等。實(shí)際使用過(guò)程中通過(guò)軟硬件的協(xié)同配合能夠達(dá)到兼容多種外設(shè)接口協(xié)議的目的。
圖3 控制器設(shè)計(jì)架構(gòu)
3.1 可配置硬件
外設(shè)接口的應(yīng)用場(chǎng)合不同,則需實(shí)現(xiàn)的硬件模塊也不相同,例如異步通信過(guò)程無(wú)需接口頂層的低頻時(shí)鐘來(lái)進(jìn)行同步。因此,控制器設(shè)計(jì)需根據(jù)不同的應(yīng)用場(chǎng)合實(shí)現(xiàn)不同的硬件模塊,去掉不必要的硬件邏輯,減少面積功耗。如圖3設(shè)計(jì)架構(gòu)所示,控制器按照硬件可配置性主要可分為2個(gè)部分:(1)設(shè)計(jì)實(shí)現(xiàn)的基本框架,例如保存通信信息的狀態(tài)寄存器等,該部分由確定的硬件邏輯實(shí)現(xiàn);(2)與可配置協(xié)議相關(guān)的控制邏輯與狀態(tài)轉(zhuǎn)換邏輯,該部分邏輯的硬件實(shí)現(xiàn)由實(shí)際應(yīng)用決定[9]。其中,硬件可配置部分主要包括狀態(tài)機(jī)實(shí)現(xiàn),控制器頂層低頻時(shí)鐘信號(hào)發(fā)生模塊,發(fā)送/接收緩沖區(qū)深度,DMA控制接口等。
狀態(tài)機(jī)實(shí)現(xiàn)主要包括可配置狀態(tài)機(jī)和常用接口狀態(tài)機(jī)兩部分。應(yīng)用過(guò)程中需選擇一種狀態(tài)機(jī)兼容接口協(xié)議。其中可配置狀態(tài)機(jī)為軟件可配置,該狀態(tài)機(jī)控制信號(hào)發(fā)生器兼容常用的外設(shè)接口標(biāo)準(zhǔn)協(xié)議與非標(biāo)準(zhǔn)協(xié)議,通過(guò)引腳分時(shí)復(fù)用實(shí)現(xiàn)與多種外設(shè)接口的通信;常用接口狀態(tài)機(jī)主要是針對(duì)應(yīng)用較多的外設(shè)接口,如I2C,SPI,UART,PWM等,此時(shí)控制器只能兼容特定的外設(shè)接口協(xié)議。通過(guò)2種狀態(tài)機(jī)的劃分以及實(shí)現(xiàn),該控制器能夠很好地兼顧靈活性并減少面積功耗。另外,此設(shè)計(jì)還可以根據(jù)通信協(xié)議支持同步或異步來(lái)確定是否實(shí)現(xiàn)頂層的低頻時(shí)鐘信號(hào),根據(jù)應(yīng)用場(chǎng)合確定發(fā)送/接收緩沖區(qū)深度,以及根據(jù)需求確定是否實(shí)現(xiàn)DMA控制接口。硬件可配置能夠最大限度地利用硬件資源,減少不必要的資源浪費(fèi)。
3.2 可配置軟件
在硬件架構(gòu)的基礎(chǔ)上,使用者通過(guò)軟件配置能夠更好地操作控制器兼容多種外設(shè)接口協(xié)議。傳統(tǒng)的狀態(tài)機(jī)有確定的輸入輸出,確定的狀態(tài)以及狀態(tài)轉(zhuǎn)換關(guān)系[10]。而可配置狀態(tài)機(jī)則可通過(guò)軟件配置確定不同的狀態(tài)以及各狀態(tài)間的轉(zhuǎn)換關(guān)系,實(shí)現(xiàn)狀態(tài)機(jī)多樣化,兼容多種接口協(xié)議。如圖4所示,可配置狀態(tài)機(jī)的實(shí)現(xiàn)主要由兩部分組成:狀態(tài)轉(zhuǎn)換邏輯和輸入控制邏輯[11]。狀態(tài)轉(zhuǎn)換邏輯確定可配置狀態(tài)機(jī)的狀態(tài)以及狀態(tài)之間的跳變關(guān)系;而輸入控制邏輯直接控制狀態(tài)的跳變時(shí)刻。
圖4 可配置狀態(tài)機(jī)
圖中通過(guò)I2C舉例說(shuō)明了可配置狀態(tài)機(jī)的工作原理。狀態(tài)轉(zhuǎn)換邏輯確定兼容I2C協(xié)議時(shí)包含的狀態(tài)及狀態(tài)機(jī)之間跳變關(guān)系。在當(dāng)前狀態(tài)根據(jù)轉(zhuǎn)換邏輯編碼獲取下一狀態(tài)。圖中JUMP-4和JUMP-8狀態(tài)可根據(jù)當(dāng)前收到數(shù)據(jù)不同而指定不同的下一狀
態(tài),下一狀態(tài)可以是狀態(tài)轉(zhuǎn)換邏輯中的任意一個(gè)狀態(tài);而其余的狀態(tài)均是對(duì)I2C協(xié)議進(jìn)行數(shù)據(jù)處理的狀態(tài)。狀態(tài)機(jī)跳變的時(shí)刻由寄存器存儲(chǔ)的計(jì)數(shù)器控制,計(jì)數(shù)器達(dá)到特定的數(shù)值則狀態(tài)發(fā)生跳變。狀態(tài)轉(zhuǎn)換邏輯本質(zhì)上是一個(gè)查找表(Look Up Table)[12]。查找表中存儲(chǔ)了狀態(tài)機(jī)信息,每個(gè)狀態(tài)信息由轉(zhuǎn)換邏輯編碼。查找表中存儲(chǔ)的狀態(tài)包括兩部分:數(shù)據(jù)處理狀態(tài)和跳變狀態(tài)。在數(shù)據(jù)處理狀態(tài),控制器處理協(xié)議中的相關(guān)信息,包括發(fā)送/接收數(shù)據(jù)或者檢測(cè)數(shù)據(jù)流。協(xié)議信息處理完之后,狀態(tài)機(jī)的下一個(gè)狀態(tài)由查找表的下一個(gè)狀態(tài)決定。與之對(duì)應(yīng),跳變狀態(tài)并不處理數(shù)據(jù),而是確定當(dāng)前狀態(tài)的下一狀態(tài),下一狀態(tài)可以是查找表中的任意一個(gè)狀態(tài)。跳變狀態(tài)能夠很好的拓展協(xié)議的靈活性,使控制器能夠兼容更多地標(biāo)準(zhǔn)/非標(biāo)準(zhǔn)接口協(xié)議。
輸入控制邏輯主要由兩部分組成:寄存器(register)和計(jì)數(shù)器(counter)。與單一協(xié)議不同,控制器需要支持多種協(xié)議,因此其必須存在多個(gè)計(jì)數(shù)器以確定協(xié)議各部分的長(zhǎng)度。每個(gè)計(jì)數(shù)器與狀態(tài)機(jī)一一對(duì)應(yīng),在特定的狀態(tài)下,相應(yīng)的計(jì)數(shù)器才有效。寄存器存儲(chǔ)了多個(gè)計(jì)數(shù)器的值,同時(shí)也存儲(chǔ)了一些協(xié)議的基本信息,例如,協(xié)議支持大端還是小端,是否支持奇偶校驗(yàn)等。寄存器和計(jì)數(shù)器共同作用,增加了控制器的靈活性。
可配置控制器根據(jù)不同的應(yīng)用實(shí)現(xiàn)不同的硬件設(shè)計(jì)?;诤贾菟诽煳⑾到y(tǒng)平臺(tái),選取 CK803[13]作為主控處理器,本文介紹了不同配置情況下控制器的實(shí)現(xiàn)方式。
如圖5所示,根據(jù)用戶配置產(chǎn)生IP與SoC的過(guò)程:(1)在GUI界面中用戶規(guī)范整個(gè)SoC設(shè)計(jì),包括添加的IP模塊、各IP模塊的配置、模塊之間的互聯(lián)等;(2)design parser工具對(duì)GUI界面進(jìn)行解析,并將獲得信息存儲(chǔ)在 design.xm l文件中。(3)將design.xm l文件備份后,根據(jù)該文件配置SoC平臺(tái)并從IP庫(kù)中拷貝IP原始代碼。(4)IP-GEN工具根據(jù)每個(gè)IP的配置對(duì)IP原始代碼進(jìn)行修改,修改后的IP掛載于AMBA2.0總線上[14]。根據(jù)上述過(guò)程可以快速獲得不同配置下的IP設(shè)計(jì)與SoC系統(tǒng)設(shè)計(jì)。
在不同配置下實(shí)現(xiàn)的控制器面積功耗也不相同。表3列出了控制器模式下的面積功耗及其比較結(jié)果,其中,pclk=50 MHz。在SM IC13工藝,內(nèi)置的發(fā)送和接收緩沖區(qū)深度為16的前提條件下,本文將可配置外設(shè)接口控制器與Syposysy DesignWare的接口IP進(jìn)行面積和功耗對(duì)比。與單一的外設(shè)接口相比,控制器的面積功耗均有增加,但考慮到控制器能夠兼容多種外設(shè),其整體的面積功耗與 I2C,SPI,UART之和相比分別減少了65.2%和67.8%,在SoC應(yīng)用中能夠達(dá)到更高的能效比。
圖5 控制器實(shí)現(xiàn)方式
表3 面積功耗比較
本文描述一種可配置外設(shè)接口控制器的ASIC實(shí)現(xiàn)方法,并將其集成于 SoC中進(jìn)行性能分析。該控制器能夠支持常用的外設(shè)接口協(xié)議,并可由用戶配置。在相同條件下,將本文提出的控制器和其他外設(shè)接口的面積功耗相比較,本文控制器架構(gòu)都具有較大優(yōu)勢(shì)。因此,在SoC中用可配置控制器代替外設(shè)接口,可以減少整體的芯片面積和功耗。
[1] Blaner B,Czenkusch D,Devins R,et al.An Em bedded Pow er PCTMSoC for Test and Measurement Applications[C]//Proceedings of the 13th Annual IEEE International on ASIC/SOC Conference.Arlington,USA:IEEE Press,2000:204-208.
[2] Integrated M.MAX14850 Six-channel Digital Isolator[EB/OL].(2014-12-08).http://datasheets.maximintegr ated.com/en/ds/MAX14850.pdf?utm-source=eefocus &utm-medium=banner&utm-content=Q115AFE Solutions &utm-campaign=Minisite&utm-term=MAX14850.
[3] Bacciarelli L,Lucia G,Saponara S,et al.Design,Testing and Prototyping of a Software Programmable I2C/SPI IP on AMBA Bus[C]//Proceedings of the 2nd IEEE Microelectronics and Electronics Conference.Otranto,Italy:IEEE Press,2006:201-209.
[4] Blessington T P,Murthy B B,Ganesh G V,et al. Optimal Implementation of UART-SPI Interface in SoC[C]//Proceedings of 2012 International Conference on Devices,Circuits and System s.Coimbatore,India:IEEE Press,2012:673-677.
[5] Yeung M K H,Yu K K.Energy Efficient Media Streaming Inwireless Hybrid Peer-to-Peer Systems[C]// Proceedings of IEEE International Symposium on Parallel and Distributed Processing.Miami,USA:IEEE Press,2008:1-11.
[6] 孫令明,張愛(ài)春,孫曉東,等.通信信號(hào)波特率的盲估計(jì)[J].長(zhǎng)春理工大學(xué)學(xué)報(bào):自然科學(xué)版,2010,33(3):75-79.
[7] Yun Chang-Yu,Jhang Kyoung-Son.An Interface Protocol Component Modeling Language[C]// Proceedings of the IEEE AISC/SOC’02.Rochester,USA:IEEE Press,2002:456-460.
[8] Angelov U,Ke Xu,Guo Yu,et al.Reconfigurable State Machine Component for Em bedded Applications[C]// Proceedings of the 34 th Euromicro Conference on Software Engineering and Advanced Applications. Parma,Spain:IEEE Press,2008:51-58.
[9] 陳 超,曾曉洋,章倩苓,等.一種新型硬件可配置公鑰制密碼協(xié)處理器的VLSI實(shí)現(xiàn)[J].通信學(xué)報(bào),2005,26(1):11-16.
[10] Rietsche G.State Assignment for Finite State Machine Using T Flip-flops[C]//Proceedings of Design Automation Conference with EURO-VHDL.Ham burg,Germany:IEEE Press,1993:396-401.
[11] Carlos J,Ramos P,Verhelst M,et al.Flexible,Ultra-low Power Sensor Nodes Through Configurable Finite State Machines[C]//Proceedings of the 8th International Workshop on Reconfigurable and Communication-centric System s-on-Chip.Darmstadt,Germany:IEEE Press,2013:1-7.
[12] Mitkas P A,Irakliotis L J,Beyette F R,et al. Optoelectronic Look-up Table Using VCSEL-based Logic[C]//Proceedings of Laser and Electro-Optics Society Annual Meeting.San Jose,USA:IEEE Press,1993:71-72.
[13] Zhou Hang.CK803 Introduction[EB/OL].(2012-12-08).http://www.c-sky.com/product.php?typeid=84.
[14] AMBA Specification Rev 2.0[EB/OL].(2012-12-08).http://infocenter.arm.com/help/index.jsp?topic=/ com.arm.doc.set.amba/index.htm l.
編輯索書志
Design of Reconfigurable Peripheral Controller with Multiple Standard Communication Protocol
LI Jun,ZHANG Xiaomeng,HUANG Kai,YAN Xiaolang
(Institute of VLSI Design,Zhejiang University,Hangzhou 310027,China)
Aiming at design features of System on Chip(SoC)with low power consumption,low cost and variety of the interface protocol,multiple commonly used peripheral interface protocols are analyzed,and an architecture of the reconfigurable peripheral controller with flexible multiple communication protocols is proposed.The design supports hardware reconfiguration and software configuration.Multiple standard communication protocols are supported with the configurable finite state machine.The controller can replace multiple peripheral interfaces in the design of SoC,which results in less area and power consumption and reduces the overall cost of the chip.Experimental results show that the architecture of controller is compatible with the commonly used peripheral interface such as I2C,SPI,UART,etc.It achieves 65.2%of area occupation savings and 67.8%of power consumption savings when com pared with the combination of I2C,SPI and UART.
System on Chip(SoC);area;power consumption;communication protocol;controller
李 俊,張曉濛,黃 凱,等.多標(biāo)準(zhǔn)通信協(xié)議的可配置外設(shè)控制器設(shè)計(jì)[J].計(jì)算機(jī)工程,2015,41(10):14-19.
英文引用格式:Li Jun,Zhang Xiaomeng,Huang Kai,et al.Design of Reconfigurable Peripheral Controller with Multiple Standard Communication Protocol[J].Computer Engineering,2015,41(10):14-19.
1000-3428(2015)10-0014-06
A
TP391
國(guó)家自然科學(xué)基金資助項(xiàng)目(61100074);國(guó)家電網(wǎng)智能電網(wǎng)研究院基金資助項(xiàng)目“新一代智能電網(wǎng)片上系統(tǒng)芯片關(guān)鍵技術(shù)研究”(SGRI-WD-71-13-014)。
李 ?。?990-),男,碩士研究生,主研方向:ASIC芯片設(shè)計(jì),片上系統(tǒng)設(shè)計(jì);張曉濛,博士;黃 凱,副教授;嚴(yán)曉浪,教授、博士生導(dǎo)師。
2014-11-06
2014-12-09E-m ail:lijunzjdy@126.com