荊州南湖機械股份有限公司 張 弛
一種數字T/R組件同步設計
荊州南湖機械股份有限公司 張 弛
數字T/R組件是數字化雷達的重要組成部分,其性能直接影響到整個雷達系統(tǒng)的探測精度。如果陣列數字T/R組件之間不能夠穩(wěn)定同步,將直接導致數字波束合成的無效,因此,數字T/R組件的同步,是數字化T/R組件首先要解決的問題。本文結合一種數字T/R組件的具體設計,介紹了其同步設計技術。
數字T/R組件;數字波束合成;同步技術
數字T/R組件主要運用在有源相控陣雷達中,每個天線輻射單元都裝配有一個收發(fā)組件, 每一個組件都能自己產生、接收信號。因此在頻帶寬度、信號處理和冗余度設計上都比無源相控陣雷達具有更大的優(yōu)勢,且幅度、相位都由數字電路控制。而數字電路的同步并不像模擬電路那樣固定和線性,多級數字電路的組合更加增加了信號相位翻轉的不確定性。一般的有源相控陣雷達為發(fā)揮更大的探測威力,往往采用數字相控陣,雖然數字相控陣可設計在線的幅相校正通道,但如果數字陣上數量龐大的發(fā)射源信號的產生不能達到同步,接收信號的幅相校正結果也失去了意義。因此,數字T/R組件的同步,是相控陣雷達系統(tǒng)首先需要解決的問題。
同步系統(tǒng)需要數字T/R組件與頻綜設備聯(lián)合工作完成,頻綜設備接收雷達主控控制指令,產生全機同步信號、同步時鐘,經過時鐘與同步分配網絡輸出到每個數字T/R組件。數字T/R組件接收同步信號、同步時鐘和雷達主控發(fā)送的控制指令,完成同步信號和時鐘的調整,根據控制指令生成中頻數字信號。
通過調整同步時鐘與同步信號之間的相對相位關系,將同步信號前沿控制在同步時鐘的單個周期內,從而保證數字陣接收的同步信號的一致性。
通過同步時鐘生成數字T/R組件內部工作時鐘,并產生控制DDS的控制信號,將DDS設置為從芯片,通過控制信號的時序控制保證多個分布式DDS的同步。
達到上述兩個條件后,分布式數字T/R組件之間的各個發(fā)射、接收通道相對相位關系將保持固定,選取基準通道/信號,使用幅相技術校正,即可得到相位關系相對一致的數字收發(fā)信號。
3.1 同步時鐘與同步信號的監(jiān)測
在數字T/R組件內部實時對同步時鐘與載頻同步信號的相位關系進行監(jiān)測,在FPGA內部產生800M時鐘,分別對當前使用的同步時鐘與載頻同步信號進行計數采樣,通過計數的采樣結果,得到同步時鐘上沿與載頻同步信號上沿的相對位置關系,如果大于同步時鐘的1/4周期時間,則為安全穩(wěn)定區(qū)域,不需要做出調整;否則為臨界區(qū)域,容易產生撞沿,導致解碼后同步信號有一個周期的抖動,需要調整載頻同步信號的上沿位置,直到滿足要求。
3.2 同步信號的調整
載頻同步信號的相位關系調整只能滯后不能提前,考慮到數字器件的特性,采用D觸發(fā)器延時的方式,改變載頻同步信號的相對相位關系。由于同步時鐘與載頻同步信號的載頻部分信號約為十倍頻率關系,因此使用與載頻部分相當的頻率來完成觸發(fā)操作,分為四個調整區(qū)間,每個區(qū)間約90°,每次觸發(fā)次數為兩次。完成單個區(qū)間的相位調整后,判斷一次相對相位關系,直到滿足要求。
本文所介紹的同步設計方案基于ADI公司的AD9959芯片設計。
在時鐘狀態(tài)匹配且狀態(tài)轉換同步的條件下,DDS可實現同步。同步原理是在系統(tǒng)時鐘相參的情況下,對多個DDS器件進行異步編程,通過對所有器件同時進行I/O更新來激活編程內容,達到同步效果。因此,AD9959的同步分為兩個部分:
(1)系統(tǒng)時鐘同步
AD9959的同步邏輯包括同步發(fā)生器和同步接收器,兩部分均使用本地SYSCLK信號作為內部定時。REFCLK為外部參考時鐘,決定SYSCLK信號源,SYNC_CLK_IN為外部同步時鐘,決定SYSCLK時鐘沿。當SYNC_CLK時鐘與SYNC_CLK_IN時鐘相位同步時,該片AD9959與外部同步時鐘SYNC_CLK_IN達到同步狀態(tài),所有AD9959 SYNC_CLK時鐘均與SYNC_CLK_IN同步時,各AD9959之間也達到同步,即達到分布式AD9959同步。然而多個AD9959各自所寄生的數字T/R組件安裝位置不同,功分網絡也有差異,上電時間也并不一致,因此僅依靠硬件的輸入只能保證系統(tǒng)時鐘的相參,相位的相對固定,并不能保證通道間相位差值,因此,還需要軟件刷新寄存器,通過調整系統(tǒng)時鐘相位,達到同步的目的。
(2)指令控制同步
AD9959上電后,可通過指令調整初始相位,達到各通道的相位同步,要保證信號捷變的同步,就必須保證所有AD9959對同一個寄存器參數同時生效。
I/O_UPDATE引腳用于將串行I/O緩沖器中的數據傳輸到器件有效寄存器中,SYNC_CLK屬于上升沿有效信號,由四分頻電路對系統(tǒng)時鐘分頻后獲得。I/O_UPDATE用于啟動緩沖器數據轉移,可以與SYNC_ CLK同步或異步。如果滿足信號建的建立時間要求,則DAC輸出可以獲得恒定的延遲,緩沖器數據向有效寄存器傳輸的情況如圖1所示。
圖1 I/O_U P D A T E與時鐘相對關系
數字信號的使用使數字T/R組件具備高頻率分辨率、高頻率切換速度、超寬的頻率范圍,并能實現各種調制波和任意波形。而同步技術的支持能保證頻率切換時相位保持連續(xù),單通道周期間初始相位一致,通道間初始相位一致,結合幅相校正技術,能夠精準保證到每個通道每個周期的相位的穩(wěn)定與連續(xù)。
[1]吳曼青.基于DDS的收發(fā)全DBF相控陣技術[J].高技術通信,2000, 10(8):42-44.
[2]吳曼青,靳學明,譚劍美.相控陣雷達數字T/R組件研究[J].現代雷達,2001,23(2):57-60.
[3]吳曼青,王炎,靳學明.收發(fā)全數字波束形成相控陣雷達關鍵技術研究[J].系統(tǒng)工程與電子技術,2001,23(4):45-47.