現(xiàn)今全球在10Gb/s速度以上的高端多層PCB設(shè)計案例,由于涉及許多高速電路分析理論及仿真技術(shù)經(jīng)驗,因而大都還是由歐美大廠主導(dǎo)設(shè)計。多數(shù)亞洲公司尚未有完整實力能與歐美競爭對手在此利基型市場上相抗衡。隨著FPGA在制程上不斷借TSMC與UMC等晶圓大廠之力突破,從90nm一路快速發(fā)展至28nm,IO接口速度從10Gb/s不斷拉升至近30Gb/s的高速,市場對于如何將FPGA所需之硬件電路及PCB設(shè)計一次精確到位的要求,也急速增加。
自2005年起Altera最新FPGA系統(tǒng)設(shè)計及所有生產(chǎn)轉(zhuǎn)移至友晶科技。2009年中,友晶科技為美國航天產(chǎn)業(yè)一領(lǐng)導(dǎo)公司開發(fā)了40nm Stratix IV FPGA高階系統(tǒng)及所需的高速PCB仿真。目前,此系統(tǒng)已順利通過所有功能測試。圖1為此一系統(tǒng)外觀,PCB為22層板,長寬尺寸為38.2cm×23.3cm。此平臺為尖端航天科技在研發(fā)及應(yīng)用上帶來新的解決方案。本文將描述在此項目開發(fā)過程,所遇到的PCB設(shè)計難題。
在高速40nm以下的FPGA系統(tǒng)設(shè)計過程中,研發(fā)人員需要克服不少挑戰(zhàn),并運用包含SPICE在內(nèi)的多種仿真工具,解決高速訊號電路面臨的訊號完整性(Signal Integrity)問題。通過對具體問題進行分析來優(yōu)化零配件選擇和設(shè)計折衷,如層迭結(jié)構(gòu)、介電材料、訊號線拓樸結(jié)構(gòu)、線長、線寬和阻抗匹配組件等,并根據(jù)仿真結(jié)果對設(shè)計進行調(diào)整,以便在設(shè)計階段解決大多數(shù)的訊號完整性問題。圖2為我們使用仿真分析阻抗匹配組件對DDR3地址訊號的影響,透過仿真可以看到終端匹配電阻的使用將使訊號擁有較少的overshoot與undershoot。
為達成10Gb/s以上之接頭傳輸,基板層中的介電材料產(chǎn)生的傳輸損耗現(xiàn)象必需被考慮,因此我們透過SPICE仿真來驗證板材對損耗的影響。圖3為對10inch的傳輸距離,傳輸10Gb/s時之仿真眼圖(Eye Diagram)。我們發(fā)現(xiàn),在10Gb/s的速度下,除了選擇低損失正切(Losstangent)的材質(zhì)以減少介電質(zhì)損耗外,控制損耗的另一個方式是避免跨越轉(zhuǎn)換區(qū)域時阻抗的不連續(xù),如過孔和SMT器件的焊墊。
過孔損耗
每個過孔獨特的特性,包括其襯墊的大小和形狀、過孔長度(通孔或盲埋孔)、過孔中不作訊號傳輸?shù)牟糠?Stub)、以及連接導(dǎo)線所在的層數(shù)等,都會影響損耗。
降低過孔所造成的損耗包括在內(nèi)層不使用襯墊(pad)并使用較大的抵抗襯墊(Anti-pad)以降低寄生電容效應(yīng);傳輸線布線在外層(fop/bottom layer),否則使用盲埋孔或背面鉆孔(backdrill)減少不作信號傳輸?shù)牟糠?Stub)以降低訊號反射;增加GND return via以保持傳輸線過孔換層走線時,其回流路徑能夠連續(xù)。圖4為信號從Top layer至Inner layer的過孔換層時所造成的Via Stub Effect。
SMT器件焊墊的損耗
FPGA Multi-Gigabit收發(fā)器設(shè)計中最常見的組件就是DC blocking電容、高速接頭和PCI Express邊緣連接器,當(dāng)差分訊號走線進入以上這些組件的SMT焊墊時,由于SMT焊墊的銅箔寬度會較差分訊號走線寬度大,線寬的差異造成阻抗的不同,較窄的走線寬度其阻抗值較高,而較寬的SMT焊墊其阻抗值較低。為了使阻抗匹配,我們必需想其它辦法來提高經(jīng)過SMT焊墊時的阻抗,使其與走線阻抗相同。
影響阻抗的因素,除了線寬外還有走線層與大銅面參考層的距離、介電層介電常數(shù)和走線層銅箔厚度。一旦PCB迭構(gòu)決定后,我們只有改變走線層與大銅面參考層的距離。我們會想辦法讓走線層參考到第二近的大銅面層,彷佛增加了走線層與大銅面層的介電層厚度而使得阻抗上升,因此我們可以將在SMT焊墊下的第一層大銅面挖掉來增加其阻抗,最后達到與走線的阻抗相匹配。圖5為我們實際Layout上的做法。
以上多種PCB結(jié)構(gòu)都能幫助實現(xiàn)高速串行數(shù)據(jù)傳輸,要正確地實現(xiàn)他們可透過模型的建立與仿真分析來掌控損耗對訊號完整性的影響。透過此種設(shè)計方法,我們成功將此復(fù)雜系統(tǒng)及PCB設(shè)計一次到位。免除過去PCB需要多次修改方能滿足特性的窘境。